наши программисты не могут остановиться даже находясь в отпуске. вот, например, Денис Габидуллин взял недельку отдохнуть от рутины и решил досконально разобраться с платой от Altera с названием «Сократ» (SoCrates), в которой в одном чипе совмещена FPGA и ARM-процессор. линукс, ethernet, шустрый обмен по внутренней шине — это наше всё. и статью на хабре запулил. […]
на прошлой неделе нам посчастливилось побывать на международной выставке Embedded World 2013, которая уже не первый год проводится в Нюрнберге (Германия). Эта выставка посвящена встраиваемой электронике (embedded). Я хочу немного рассказать о своих впечатлениях :)
Altera анонсировала выпуск чипов с оптическими интерфейсами на борту (см., там же ссылка на white-paper)! Два приёмника, два передатчика, 28GBps на трансивер. Надеюсь, это не первоапрельская шутка. Представьте, что можно при помощи этой штуки сделать в нашей области, а? PS. Спасибо Косте Добросольцу за информацию.
В секретных лабораториях НТЦ Метротек был покорен новый предел скорости передачи данных. Встречайте: макет 10G Ethernet девайса, который без проблем справляется со 100% нагрузкой. Невооруженным взглядом видно, что платформа общая с небезызвестным Bercut-ET, но все самое интересное спрятано в интерфейсной плате.
2009/10/20, 14:07, Алексей Литвинов.
новости.
Компилировать проекты в графическом интерфейсе, конечно, иногда приятно, но с увеличением количества этих самых проектов и их сложности возникает необходимость в альтернативном решении. Альтернативное решение — использование командной строки — уже было описано в статье Павла Курочкина. И вот эта идея получила некоторое развитие. Дело в том, что
2009/10/10, 11:11, Константин Добросолец.
интересное.
На altera.com появился видеоролик где демонстрируются возможности 40-nm чудо-камня Stratix IV GT. А возможности у этой FPGA нешуточные: помимо громадной емкости (к этому уже привыкли) присутствуют трансиверы, которые способны работать на скорости до 11.3Gbps. А это значит, что ничто не мешает поднять 100G линк (100G ethernet, например), причем минуя какие-либо внешние микросхемы трансиверов, соединив 10 […]
2009/02/04, 15:28, Константин Добросолец.
новости.
Altera решила развивать семейство ПЛИС Arria GX. Что ж, значит сравнительно недорогие FPGA с расширенными (наличием высокоскоростных трансиверов) возможностями ввода/вывода находят применение на рынке. Результатом усилий инженеров стало второе поколение: Arria II GX . Что же в ней интересного:
2009/01/26, 12:42, Константин Добросолец.
новости.
При использовании Quartus’а в консоли у инженера появляется масса путей облегчить процесс разработки. Помимо удобной автоматизированной сборки (use make, Luke!) можно, к примеру, передавать макросы verilog’а с помощью командной строки.
2009/01/20, 19:20, Константин Добросолец.
разработка.
После того как выполнена функциональная симуляция Вашего RTL описания, следует убедиться, что в конечном итоге цифровое устройство сможет работать с необходимым быстродействием в конкретном устройстве. Здесь на первый план выходят анализаторы таймингов. У компании Altera ставка сделана на Timequest timing analyzer, который успешно вытесняет некогда привычный Classic timing analyzer. Самым интересным моментом является то, что
2009/01/15, 12:13, Константин Добросолец.
интересное.
У многих сокращение DDR (double data rate) связывается исключительно с опереативной памятью, хотя работа по двум фронтам синхросигнала используется в различных интерфейсах. Актуальный пример — XGMII интерфейс, используемый в технологии 10G Ethernet. Шина данных в нем 32-х битная и синхросигнал имеет частоту 156.25 МГц. Если умножить одно на другое, то то мы получим только 5 […]